Arria V GX 收发器入门套件

from Altera

Altera® Arria® V GX FPGA收发器入门套件提供了全面的设计环境,包括您立即开发低成本FPGA应用所需要的全部硬件和软件。开发套件符合RoHS要求。开发套件具有以下特性:

  • Arria V GX FPGA——360KLE、F1517封装、24X6.6G XCVR、C4速率等级
  • 一个I/O扩展插槽——一个高速中间连接卡(HSMC)
  • 256 MB SDRAM存储器
  • 高清晰多媒体接口(HDMI)和串行数字接口(SDI)连接
  • SMA

     

订购信息

 

表1.Arria V GX收发器入门套件订购码和价格信息

订购码 价格 订购信息
DK-START-5AGXB3N

$850

Arria V GX收发器入门套件采用了5AGXB3工程样片(ES),提供Quartus® II设计软件的1年许可。

请联系您当地的Altera代理商,进行订购。

收发器入门套件组成

  • Arria V GX收发器入门套件包括:
    • Arria V GX FPGA开发板(参见图1)
    • FPGA:Arria V GX 5AGXFB3H4F35C4NES
    • 系统控制器:MAX® V 5M2210ZF256C4N
      • 电源监视器GUI
      • 一个模数转换器(ADC),8通道
      • 非隔离电源
      • 采用并行闪存装入程序(PFL)的快速被动并行(FPP) x16模式
      • 控制和状态寄存器
    • 嵌入式USB-BlasterTM II:MAX II EPM570GM100C4N
    • HDMI 1.3 TX
      • x4 XCVR,2.7 Gbps (最大规范)和270 MHz TX时钟(规范要求)
      • STMicroelectronics HDMI电平转换器STHDLS101T
      • 电平转换器XCVR PCML 1.5V <-> TMDS电平
      • DDC和HPD <-> HDMI兼容电平
      • 高达2.7 Gbps的数据通道;HDMI 1.3 兼容
      • 270 MHz时钟通道;足以支持2.7 Gbps数据速率
      • HDMI规范:时钟周期= 10x UI
    • SDI 3G
      • x1 XCVR TX/RX环回
      • x2 SMB连接器和电缆(套件不含电缆)
      • 最大2.97 Gbps
      • 使用国家半导体公司的驱动器/接收器LMH0384SQ/LMH0303SQx
      • XCVR refclk需要148.5 MHz和148.35 MHz,以分别支持US和EU标准。
      • 使用VCXO来精确调整并锁定至恢复后的CDR频率
      • 内核逻辑需要125 MHz CLKIN
    • HSMC
      • x8 XCVR,高达6.375 Gbps
      • 不符合PCI Express® (PCIe®) HIP引脚分配
      • x4 CMOS
      • x8 TX和x9 RX差分使用专用TX/RX通道
      • x2低电压差分信号(LVDS)时钟输入
      • x2差分时钟输出
      • I2C
      • JTAG
      • 最小电流支持
      • 2A @ 3.3V
      • 1A @ 12V
      • 由Si 5338时钟发生器为xcvr refclk产生专用时钟域
      • HSMC环回,支持BTS GUI
    • SMA
      • 7x XCVR TX/RX通道
      • 1x LVDS时钟输入
    • 由Si 5338时钟发生器为xcvr refclk产生专用时钟域
    • DDR3 SDRAM x32
      • Micron MT41J64M16JT-15E DDR3 SDRAM 8MX16X8
      • 两个器件:2 x16宽度 = x32
      • BTS DDR3 SDRAM GUI使用Uniphy和高性能(HP)控制器II
    • SSRAM
      • 512k x36,18 Mb ISSI IS61VPS102418A
      • 与闪存共享地址或者数据
    • 用户IO
      • LCD字符
      • x4 DIP开关
      • x3 PB
      • x4 LED
    • 配置
      • FPP x16模式
      • 两个闪存512Mbit Numonyx PC28F512P30BF (52 MHz FMAX)
    • JTAG插头
    • 嵌入式USB Blaster II
      • Cypress微控制器CY7C68013A用作USB PHY 2.0
      • MAX II
    • 以太网
      • 10/100/1000 Base-T
      • RJ-45连接器,板上LED用于显示链路状态
      • Marvell以太网PHY 88E1111
      • 需要来自CLKIN的50 MHz和125 MHz时钟

图1.Arria V GX入门套件电路板,含有一个5AGXB3ES FPGA器件

图2.Arria V GX入门套件电路板结构图

提供的文档

表2. Arria V GX FPGA入门套件资料

文档

说明

版本

Arria V GX入门电路板参考手册 (PDF)

详细的文档,含有板上电路板元件和接口的信息。

1.2

Arria GX入门套件用户指南(PDF)

关于Arria V GX FPGA入门套件开发板设置以及使用所含软件的信息。

1.2

套件安装(通过FTP)

(更新)所有套件文件的完全安装,包括参考手册、用户指南、快速入门指南、材料表、布板、PCB、原理图和设计实例等。

在Quartus II软件v12.1 SP1中编译,选用了5AGXFB3H4F35C4器件。

12.1.1.1

套件安装(通过FTP)

(存档)所有套件文件的完全安装,包括参考手册、用户指南、快速入门指南、材料表、布板、PCB、原理图和设计实例等。

在Quartus II软件v12.1 SP1中编译,选用了5AGXFB3H4F35C4器件。

12.1.1.0

套件安装(通过FTP)

(存档)所有套件文件的完全安装,包括参考手册、用户指南、快速入门指南、材料表、布板、PCB、原理图和设计实例等。

12.1.0.0

套件安装(通过FTP)

(存档)所有套件文件的完全安装,包括参考手册、用户指南、快速入门指南、材料表、布板、PCB、原理图和设计实例等。

12.0.0.1