1993 年推出的 Altera MAX® CPLD 系列广受赞誉,该系列为您提供了有史以来功耗最低、成本最低的 CPLD 。新推出的 MAX 10 FPGA 作为非易失的可编程逻辑器件,代表着一个在 FPGA 性能及集成上的重大飞跃。

表1. MAX 系列

  Mature CPLD Families MAX II
CPLD
MAX IIZ
CPLD
MAX V
CPLD
MAX 10 FPGA
推出年份   1995 - 2002 2004 2007 2010 2014
工艺技术 0.50-0.30 µm 180 nm 180 nm 180 nm 55 nm
关键特性 5.0 V I/Os High I/O count Low static power Low cost and power Non-volatile integration
低成本器件 描述/独特功能

  • 单芯片,非易失FPGA
  • 在小外形封装中的最佳系统组件集成
  • 广泛的IP,包括模拟模块,DSP和Nios II嵌入式处理器支持

 

  • 可靠的特性,总功耗比竞争CPLD低50%
  • 通过集成已有外部功能的体系结构,降低了系统总成本
  • 采用了非易失体系结构的瞬时接通单芯片CPLD

 

  • 瞬时接通、非易失、单芯片CPLD解决方案
  • 成本最低、功耗最小(仅为最大功耗的1/10)、密度最高的CPLD
  • 板上用户闪存。1.8 V、2.5 V和3.3 V供电电压