对于远程射频单元、10G/40G线路卡、医疗影像以及广播演播设备等中端应用,Altera Arria® V SoC提供了最大带宽,而总功耗是最低的。硬核处理器系统(HPS)包括双核ARM®处理器、外设和存储器接口,与我们灵活的28 nm FPGA架构相结合,帮助您降低了系统功耗、成本,节省了电路板空间。

  • SoC不仅仅是各种型号的集合。非常重要的是理解处理器和FPGA系统怎样一起工作来完成每一项任务。什么时候为您的下一设计体系结构选择SoC也很关键。Altera SoC设计用于:
  • 保持灵活的处理器启动/FPGA配置顺序、系统对处理器复位的响应,以及两芯片解决方案的独立存储器接口。
  • 通过集成纠错码(ECC)维持数据完整性和可靠性。
  • 采用集成存储器保护单元,保护处理器和FPGA共享的DRAM存储器。
  • 通过Altera的FPGA自适应调试功能,支持系统级调试,实现了对整个器件前所未有的可视化和控制。

表1.Arria V SoC系列型号

型号 说明
Arria V ST SoC 具有基于ARM的HPS和10.3125 Gbps收发器的SoC。
Arria V SX SoC 具有基于ARM的HPS和支持背板的6.5536 Gbps收发器的SoC。

各种型号的Arria V SoC提供多种解决方案,以满足您应用的带宽需求,同时平衡了您的功耗和成本目标。

表2.Arria V SoC型号对比

Feature Arria V SX SoC Arria V ST SoC
处理器内核 Dual-core ARM CortexTM-A9 MPCoreTM
处理器性能 1.05 GHz
逻辑密度范围 350 – 462K LE
嵌入式存储器 23 Mb
18x19乘法器8x19 Multipliers 2,180
收发器最大数量 (6 Gbps/10 Gbps) 30/0 30/16
收发器最大数据速率(芯片至芯片) 6.5536 Gbps 10.3125 Gbps
支持的存储器件(硬核存储器控制器) x1 32 bit, 533 MHz DDR3 w/ ECC – HPS
x3 32 bit, 533 MHz, DDR3 - FPGA
硬核协议IP

x2 10/100/1000 EMAC – HPS
x2 PCIe® Gen2 x8 - FPGA

业界最低的功耗

Arria V SX和ST SoC为中端应用提供了最低总功耗。通过使用28 nm低功耗工艺,降低动态功耗,您获得了:

  • 最低静态功耗
  • 功耗最低的收发器,速率高达10.3125 Gbps。
  • 优异的FPGA架构,具有硬核知识产权(IP)。

与前一代中端FPGA相比,集成Arria V FPGA功耗平均降低了40%。

相关链接